D.2.2. Реализация устройства управления у RISC-процессоров.

В RISC-процессорах, за счет сокращения числа инструкций и упрощения команд, устройство управления делается более простым. Устройство управления RISC-процессором полностью поддерживает пункты 1, 2, 8, 9, частично поддерживает функции 3, 5, 6, 11 и не поддерживает функции 4, 7, 10, 12, 13 устройства управления CISC-процессора. Часть функций RISC-процессора, напрямую не поддерживаемых им, перекладывается на контроллер шины, прерываний и операционную систему. Именно поэтому RISC-компьютеры при равной производительности с CISC-компьютерами обладают повышенной тактовой частотой, большими объемами оперативной памяти и кода программ, сложной организацией шины. Иными словами, снижение стоимости и RISC-процессоров за счет упрощения его архитектуры и устройства управления компенсируется повышением требований к материнской плате, памяти и периферийным устройствам. (Хотя тактовую частоту RISC-процессора повышать легче. Так, частоты в 550 МГц процессор Alpha Dec достиг на два года раньше, чем Intel Pentium, 1997 и 1999 годы соответственно.) Однако системы на RISC-процессорах проще наращивать (масштабировать). Именно это и создало паритет в использовании CISC- и RISC-процессоров.

 

Назад...   К оглавлению раздела   Далее...

=== *** === *** === *** ===

В настоящее время проект закрыт (в версии 1.00.3 alpha). Автор приносит извинения за прекрашение разработки.