Со времен изобретения микросхемы в 1959 году [Информатика в понятиях и терминах. - М.: "Просвещение", - 1991. стр. 36.] в мире было разработано большое число различных процессоров, универсальных и специализированных, с разной степенью интеграции и т.п. Однако любой процессор состоит из арифметико-логического устройства, АЛУ (Arithmetic and Logic Unit, ALU), устройства управления, УУ (Control Unit, CU) и системных регистров (System Register.) Именно в этой конфигурации строилась знаменитая универсальная механическая вычислительная машина Чарльза Бэббиджа. Схема его "аналитической машины" была предложена Ч. Бэббиджем в промежутке между 1853 и 1871 годом[Там же, стр. 20-22]. К этой же конфигурации электронщики пришли опытным путем при реализации абстрактной вычислительной машины Тьюринга (1936 год)[Там же, стр. 31]. В своем предположении А. Тьюринг исходил из идеи уподобления работы машины работе человека-вычислителя, который осуществляет свои вычисления с помощью предписаний (алгоритма.) Впоследствии эта идея была развита Джоном фон Нейманом и воплотилась в своем законченном виде Моучли и Эккертом в машине "EDVAC". С тех пор все цифровые компьютеры работают по принципу машины, названной "машиной Тьюринга-Неймана". За время с начала 50-х годов двадцатого века сменилось несколько поколений ЭВМ. Различная классификация ЭВМ приведена в книге "Информатика в понятиях и терминах" на страницах 55-66, 76-81, 95-98, 98-100.
D.1.3. АЛУ для чисел с плавающей точкой.
D.2.1. Реализация устройства управления в CISC-процессорах.
D.2.2. Реализация устройства управления у RISC-процессоров.
D.2.3. Устройство управления процессора Intel Pentium Pro (и более новых модификаций).
D.3.2. Способы адресации в микропроцессорах корпорации Intel
D.3.3. Адресация операндов в памяти и регистрах.
D.3.4. Соответствие регистров для адресации данных и кодов операций команд.
D.4.3. Классификация регистров для сегментации и страничной организации памяти.
D.4.3.1. Регистры P-режима для сегментации памяти.
D.4.3.2. Селекторы в P-режиме.
D.4.3.3. Страничное разбиение памяти.
D.4.3.4. Регистры управления страничным разбиением памяти в микропроцессорах i80386 и i486.
D.4.3.5. Регистры управления страничным разбиением памяти в микропроцессорах серии MC680x0.
D.5.1. Внутренняя кэш-память: основы.
D.5.2. Регистры управления кэш-памятью в различных процессорах.
D.6.1. История возникновения прерываний.
D.6.2. Прерывания: основные понятия.
D.6.3. Обработка аппаратных прерываний.
Назад... К содержанию выпуска К следующему разделу Далее...
=== *** === *** === *** ===
Copyright © Юрий А. Денисов. 2000-2002 г.
В настоящее время проект закрыт (в версии 1.00.3 alpha). Автор приносит извинения за прекрашение разработки.